你的位置:首頁(yè) > 傳感技術(shù) > 正文

雷達(dá)信號(hào)采集新突破:國(guó)產(chǎn)12位500MSPS ADC如何實(shí)現(xiàn)65dB超高動(dòng)態(tài)范圍

發(fā)布時(shí)間:2025-08-13 責(zé)任編輯:zoe

【導(dǎo)讀】在相控陣?yán)走_(dá)、衛(wèi)星通信等高端應(yīng)用領(lǐng)域,模數(shù)轉(zhuǎn)換器(ADC)的動(dòng)態(tài)性能直接決定了系統(tǒng)探測(cè)能力。芯佰微電子最新推出的CBM94AD34-500 ADC芯片,以500MSPS采樣率下65dB無(wú)雜散動(dòng)態(tài)范圍(SFDR)的卓越性能,成功突破了高頻信號(hào)采集的技術(shù)瓶頸。本文將深入解析這款國(guó)產(chǎn)ADC的創(chuàng)新設(shè)計(jì)、實(shí)測(cè)表現(xiàn)及典型應(yīng)用方案。



心微1.jpg



一、高頻信號(hào)采集的技術(shù)挑戰(zhàn)與突破路徑

現(xiàn)代雷達(dá)系統(tǒng)對(duì)ADC性能提出嚴(yán)苛要求:在X波段(8-12GHz)應(yīng)用中,經(jīng)過(guò)混頻后的中頻信號(hào)通常位于400-600MHz范圍,傳統(tǒng)12位ADC在此頻段的SFDR普遍低于60dB。芯佰微通過(guò)三項(xiàng)核心技術(shù)革新實(shí)現(xiàn)性能突破:采用SiGe BiCMOS工藝將晶體管截止頻率提升至200GHz;創(chuàng)新性的多級(jí)流水線架構(gòu)配合數(shù)字后臺(tái)校準(zhǔn)算法,將積分非線性(INL)控制在±4.5LSB以內(nèi);差分時(shí)鐘樹(shù)設(shè)計(jì)使采樣抖動(dòng)低于80fs RMS。實(shí)測(cè)數(shù)據(jù)顯示,在450MHz輸入信號(hào)時(shí),該芯片二次諧波失真(HD2)為-72dBc,三次諧波(HD3)為-68dBc,顯著優(yōu)于同類進(jìn)口產(chǎn)品。


二、芯片架構(gòu)解析:從模擬前端到數(shù)字接口

CBM94AD34-500采用八級(jí)流水線架構(gòu),每級(jí)包含1.5位子ADC和殘差放大器。獨(dú)特之處在于:1)輸入級(jí)采用寬帶采樣保持放大器(SHA),-3dB帶寬達(dá)1.8GHz;2)第四級(jí)集成動(dòng)態(tài)元件匹配(DEM)電路,降低電容失配誤差;3)數(shù)字校正模塊實(shí)時(shí)補(bǔ)償各級(jí)的增益誤差和時(shí)序偏差。時(shí)鐘管理單元包含低噪聲PLL和差分緩沖器,在500MHz工作時(shí)相位噪聲僅為-150dBc/Hz@1MHz偏移。數(shù)字輸出接口支持可配置LVDS模式,通過(guò)SPI接口可選擇二進(jìn)制補(bǔ)碼、偏移二進(jìn)制或用戶自定義格式,數(shù)據(jù)傳輸率最高達(dá)1Gbps。




架構(gòu)11.jpg


三、關(guān)鍵電路設(shè)計(jì)要點(diǎn)與實(shí)測(cè)性能

模擬輸入電路推薦兩種配置方案:對(duì)于70-100MHz中頻信號(hào),采用Mini-Circuits公司的ADT1-1WT變壓器實(shí)現(xiàn)單端轉(zhuǎn)差分,配合背對(duì)背肖特基二極管限幅保護(hù);寬帶應(yīng)用則建議使用ADI的AD8138差分驅(qū)動(dòng)器,其0.1dB平坦度達(dá)500MHz。時(shí)鐘電路設(shè)計(jì)尤為關(guān)鍵,實(shí)測(cè)表明當(dāng)使用100MHz OCXO通過(guò)HMC7044分配時(shí)鐘時(shí),系統(tǒng)SNR可提升2dB。電源設(shè)計(jì)需特別注意:模擬電源(1.8V)需采用LT3045超低噪聲LDO,每個(gè)電源引腳布置10μF陶瓷電容+100nF高頻去耦電容組合。

環(huán)境溫度測(cè)試顯示,在-40℃至85℃范圍內(nèi),芯片SFDR波動(dòng)小于3dB。長(zhǎng)期可靠性測(cè)試中,1000小時(shí)高溫老化(125℃)后參數(shù)漂移均在規(guī)格書(shū)范圍內(nèi)。與進(jìn)口競(jìng)品AD9434對(duì)比測(cè)試表明,在相同450MHz輸入條件下,CBM94AD34-500的SFDR優(yōu)于對(duì)手4dB,功耗降低22%。



輸入1.jpg



四、典型應(yīng)用方案與系統(tǒng)集成

相控陣?yán)走_(dá)接收鏈中,該ADC直接對(duì)接GaN低噪聲放大器(LNA)輸出,通過(guò)JESD204B接口與Xilinx Zynq UltraScale+ FPGA互聯(lián)。系統(tǒng)集成時(shí)需注意:1)射頻PCB采用Rogers 4350B材料,嚴(yán)格控制差分走線長(zhǎng)度偏差(<5mil);2)時(shí)鐘走線實(shí)施帶狀線屏蔽,避免串?dāng)_;3)散熱設(shè)計(jì)需保證結(jié)溫不超過(guò)105℃。

衛(wèi)星通信地面站應(yīng)用案例顯示,搭配256點(diǎn)FFT處理器可實(shí)現(xiàn)1.2MHz分辨率帶寬下的-110dBm靈敏度,滿足CCSDS 401.0-B-31標(biāo)準(zhǔn)要求。在電子對(duì)抗系統(tǒng)中,多片ADC通過(guò)SYNC引腳同步采樣,時(shí)間對(duì)齊精度優(yōu)于±2ps,支持瞬時(shí)測(cè)頻(IFM)和數(shù)字信道化接收。


五、國(guó)產(chǎn)化替代策略與生態(tài)建設(shè)

該芯片采用QFN-56封裝,與AD9434引腳兼容,但需注意三點(diǎn)差異:1)基準(zhǔn)電壓默認(rèn)1.25V(可通過(guò)SPI調(diào)節(jié));2)上電時(shí)序要求模擬電源先于數(shù)字電源啟動(dòng);3)休眠模式下的喚醒時(shí)間從50μs縮短至20μs。芯佰微提供完整參考設(shè)計(jì)套件,包含Altium Designer格式PCB文件、SPI配置代碼示例及噪聲分析報(bào)告。與國(guó)內(nèi)主流FPGA廠商(如紫光同創(chuàng))合作開(kāi)發(fā)的JESD204B IP核,可縮短用戶開(kāi)發(fā)周期6-8周。


結(jié)語(yǔ)

CBM94AD34-500的成功研發(fā)標(biāo)志著國(guó)產(chǎn)高性能ADC取得重大突破,其500MSPS采樣率下65dB SFDR的性能指標(biāo)已達(dá)到國(guó)際一流水準(zhǔn)。隨著第二代產(chǎn)品(支持JESD204C接口)的研發(fā)推進(jìn),中國(guó)在高性能數(shù)據(jù)轉(zhuǎn)換器領(lǐng)域正逐步實(shí)現(xiàn)從跟跑到并跑的跨越。未來(lái)技術(shù)發(fā)展將聚焦三個(gè)方向:1)采用28nm CMOS工藝進(jìn)一步降低功耗;2)集成片上數(shù)字預(yù)校正算法;3)開(kāi)發(fā)車規(guī)級(jí)版本拓展自動(dòng)駕駛雷達(dá)市場(chǎng)。


特別推薦
技術(shù)文章更多>>
技術(shù)白皮書(shū)下載更多>>
熱門(mén)搜索
?

關(guān)閉

?

關(guān)閉